跳到主要內容區

蕭如宣

教師姓名

蕭如宣

職稱

副教授

學歷

國立台灣大學電機工程研究所博士

專長及研究領域

         微處理機、VHDL、SOPC設計實務、嵌入式系統設計

教育經歷

亞東技術學院 電子工程系 講師

亞東技術學院 電子工程系 副教

特殊經歷或證照

  1. 教育部:第二期超大型積體電路與系統設計教育改進計劃,主持人,執行期間:89年8月1日  ~90年7月31日
  2. 教育部:九十一年度技專院校「發展學校重點特色」專案補助計畫,主持人,執行期間:  90年1月1日~90年7月31日
  3. 教育部顧問室:九十一年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之  P&L聯盟,PCB課程編撰主持人,執行期間:91年1月1日~91年12月31日
  4. 教育部顧問室:九十二年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之  P&L聯盟,PCB課程編撰主持人,執行期間:92年1月1日~92年12月31日
  5. 教育部顧問室:九十三年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之 P&L聯盟,PCB課程編撰主持人,執行期間:93年1月1日~93年12月31日
  6. 教育部顧問室:九十四年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之  P&L聯盟,PCB課程編撰主持人,執行期間:94年1月1日~94年12月31日
  7. 教育部顧問室:九十五年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之PAL聯盟,PCB課程編撰人,執行期間:95年1月1日~95年12月31日
  8. 教育部顧問室:九十六年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之PAL聯盟,PCB課程編撰人,執行期間:96年1月1日~96年12月31日
  9. 教育部顧問室:九十七年度「超大型積體電路與系統設計教育改進計畫—聯盟發展計畫」之 PAL聯盟配套計畫(MP-PCB聯合製作服務中心)主持人,執行期間:96年4月1日~97年1月31日
  10. 教育部顧問室:前瞻晶片系統設計人才培育先導型計畫之配套計畫(高速PCB委託 Layout設計 及製作服務) 主持人,執行期間:96年12月1日~98年2月28日
  11. 教育部顧問室:前瞻晶片系統設計人才培育先導型計畫之配套計畫(高速PCB委託 Layout設計 及製作服務) 主持人,執行期間:98年3月1日~99年12月30日

研討會論文

  1. J. H. Hsiao, L. G. Chen, T. D. Chiueh, and C. T. Chen, " Novel Systolic Array Design for the Discrete  Hartley Transform with High Throughput Rate," in Proceeding of IEEE International Symposium on   Circuits and Systems, Chicago, Illinois, Vol. 3, pp. 1567-1670, May 1993
  2. C. T. Chen, L. G. Chen, T. D. Chiueh, and J. H. Hsiao, " An Efficient Pipelined VLSI Implementation   of Rank Order Filter," in International Symposium on Speech, Image Processing and Neural Networks,   Hong Kong, pp.630-634, April 1994
  3. J. H. Hsiao, L. G. Chen, T. D. Chiueh, and C. T. Chen, " High Throughput CORDIC_Based Systolic    Array Design for the Discrete Cosine Transform," in Proceeding of IEEE International Symposium on   Circuits and Systems, London, Vol. 2, pp. 85-88, May 1994
  4. C. T. Chen, L. G. Chen, T. D. Chiueh, and J. H. Hsiao, "Design and VLSI Implementation of Real_Time  Weighted Median Filter," IEEE Asia-Pacific Conference on Circuits and Systems, Taipei, pp. 91-97, 1994
  5. 蕭如宣,陳益華,李進華," Optimization for Root Raised Cosine Filter Design",電子通訊與應用 研討會,2006
  6.  蕭如宣,李進華," Optimization for CORDIC-Based DCT Processor Design ",第一屆智慧生活科技研討會,2006
  7. 蕭如宣,陳益華,王硯靖,李進華," Implementation and Verification of WCDMA Uplink     Transmitting and Receiving Modules in FPGA with Soft-IP Code ",第一屆智慧生活科技研討會,2006
  8. 蕭如宣,陳彥承,洪文琪," 數位電子樂譜雛型系統 ",第五屆智慧生活科技研討會,2010
  9.  蕭如宣,廖士弼,陳彥承," 互動健康電視 ",第五屆智慧生活科技研討會,2010
  10. 蕭如宣,蘇耿賢," 免招手智慧型公車站牌 ", 2010年科技創新與智慧生活國際研討會,2010
  11. 蕭如宣,陳建利,鄭文彥," 互動式模擬寵物 ", 2010數位生活科技研討會,2010
  12. 蕭如宣,蕭琪勝," 高速FPGA發展平台之訊號完整性設計 ",第六屆智慧生活科技研討會,2011
  13. 蕭如宣,曾智宏," SRRC IP產生器設計與實作 ",第六屆智慧生活科技研討會,2011
  14. Yi Hua Chen, Jue Hsuan Hsiao, , Kun Feng Lin, and Chun Chun Yeh, " BPTC(196,96) Code Simulation    and Implementation in C-code DSP Chip, " in International Conference on Consumer Electronics,    Communications and Networks, Xianning, China, Vol. 6, pp.4833-4837, April. 2011.
  15. Yi Hua Chen, Jue Hsuan Hsiao, Pang Fu Liu, and Jheng-Shyuan He, " olay(20,8) C Code Simulation and   Implementation in DSP Chip, " in International Conference on Consumer Electronics, Communications and    Networks, Xianning, China, Vol. 6 ,pp.4990-4994, April. 2011.
  16. Yi Hua Chen, Jue Hsuan Hsiao, Pang Fu Liu, and Jheng-Shyuan He, " Simulation and Implementation of  MSK with Golay Code in DSP Chip, " in 2011 Cross Strait Quad-Regional Radioo Sicence and Wireless     Technology Conference, Harbin, China,Vol. 2 , pp.1586-1589, July. 2011.
  17.  Jue Hsuan Hsiao, Chien Nan Lee, and Zhi Hong Tseng, " Design and Implementation of LPF IP Generator, "   in 2011 Cross Strait Quad-Regional Radioo Sicence and Wireless Technology Conference, Harbin, China,     Vol. 2 , pp.1586-1589, July. 2011.
  18. Jue Hsuan Hsiao, Yi Hua Chen, Pang Fu Liu, and Kun Feng Lin, " Design and Implementation of SRRC IP   Generator, " in 2nd International Workshop on Recent Advances in Broadband Access Networks,    St. Petersburg, Russia, Vol. , pp. 800-804, Aug. 2011.

期刊論文

  1. J. H. Hsiao, L. G. Chen, T. D. Chiueh, and C. T. Chen, " High Throughput CORDIC_Based Systolic Array    Design for the Discrete Cosine Transform, " IEEE Transactions on Circuits and Systems for Video     Technology, Vol. 5, No. 3, pp. 218~225, June 1995
  2. 蕭如宣,林奕辰," 一種快速雛型系統設計方法—以SoPC設計低頻段手持式頻譜分析儀  ",  亞東學報25期,pp.1-7,2005
  3. 蕭如宣,李進華," 最佳化RRC濾波器設計  ",亞東學報26期,pp.23-32,2006
  4. 蕭如宣,李進華," CORDIC Processor Design ",亞東學報26期,pp.13-19,2006
  5. 蕭如宣,陳益華,陳彥廷,陳世芳,許書銓," W-CDMA系統之初始細胞搜尋之Soft-IP設計 ",   亞東學報27期,pp.13-22,2007
  6. 蕭如宣,陳彥廷, " 觸控面板筆劃萃取之線上中文手寫辨識系統設計 ",亞東學報29期,   pp.25-35,2009
  7. 蕭如宣,黃亞生," 簡易儲存式心電儀雛型系統設計 ",亞東學報30期,pp.19-25,2010

相關著作

  1. 博士論文:" 座標旋轉數位計算器應用於分立轉換之架構設計 ",1995
  2.  " 個人電腦輔助數位電路設計 ",儒林圖書公司出版,1996
  3. " VHDL數位系統電路設計 ",儒林圖書公司出版,1999
  4. " CPLD 邏輯電路設計與實習 ",捷太出版社,1999
  5. " CPLD Logic Design and Practices ",儒林圖書公司即將出版,2002

研究計畫

  1. 國科會計畫:無線通訊運用協定(WAP)教育網路之建置與其運用發展之研究,共同主持人,執行期間:89年8月1日~90年7月31日
  2. 電信國家型研究計畫:GSM系統移動性負載之研究 (Cost of mobility in GSM) ,共同主持人, 執行期間:88年8月1日~89年7月31日
  3. 國科會工程處:微電子學門 北區SOC推動小組九十一年度【晶片系統架構技術及開發平台研究之推動】計畫之附屬計畫六【使用SOPC晶片設計與製作GSM為基礎的應用系統發展電路板】,計畫編號:NSC 91-2215-E-002-041/006,學門名稱:VLSI-CAD,附屬計畫主持人,執行期間:91/08/01 ~ 92/07/31
  4. 國科會工程處:微電子學門 北區SOC推動小組九十二年度【晶片系統架構技術及開發平台研究 之推動】計畫之附屬計畫六【SOPC系統整合設計平台設計與製作】,計畫編號:NSC 92-2215-E-002 -019/006,學門名稱:VLSI-CAD,附屬計畫主持人,執行期間:92/08/01 ~    93/07/31
  5. 國科會工程處:九十四年度【可重組式平行架構設計實驗平台之設計與應用】計畫編號:   NSC 94-2213-E-161 -003,學門名稱:平行及分散處理學門,計畫主持人,執行期間:94/08/01 ~   95/07/31
  6. 個人研究計畫:

l 機器視覺創意運用

l SOPC嵌入式作業移植技術

l 雲端創意服務

 專利或技術移轉

  1. 【根基於大眾運輸系統之資訊傳播系統及其運作方法】,中華民國專利證書 發明第 I 253240號,專利權人:蕭如宣,發明人:蕭如宣,專利期間: 2006/4/11~2024/10/5
  2. 【車用語音顯示儀】,中華民國專利證書 新型第 M 314141號,專利權人:蕭如宣、黃榮浩、  吳銘誠,發明人:蕭如宣,專利期間: 2007/06/21~2016/11/26
  3. 【一種車用語音顯示儀】,中華人民共合國專利證書 ZL 2007 2 0005478.9,專利權人:蕭如宣、黃榮浩、吳銘誠,發明人:蕭如宣,專利期間: 2007/05/28~2017/05/27
  4. 【根基於大眾運輸系統之資訊傳播系統及其運作方法】,中華人民共和國專利申請號 :     200410083820.8,公開日期2006/04/26公開號碼CN1764085A,核准(01/15/2010 2004100838208_   CER_NOTI.pdf)
  5. 【根基於大眾運輸系統之資訊傳播系統及其運作方法】,港澳專利申請中(完成第一階段登記)
  6. 【呼叫公用巴士靠站的方法及其系統】,中華民國專利證書 發明第 I 303795號,專利權人 :   蕭如宣,發明人:蕭如宣,專利期間: 2008/12/1~2026/10/18
  7. 【呼叫公用巴士靠站的方法及其系統】,中華人民共合國專利申請(2007/05/28)實審中;2008// 公開公報
  8. 【射頻識別之無線控制系統與方法】,中華民國專利證書 發明第 I321292號,專利權人 :  蕭如宣、陳益華,發明人:蕭如宣、陳益華,專利期間: 2010/3/1~2026/10/13
  9. 【互動式保健電視】,中華民國新型專利證書 新型M389893,專利權人:蕭如宣,發明人 :    蕭如宣,專利期間: 2010/10/1~2020/3/22

產學合作案

  1. 協助力蒲電子公司開發" LP-2900 邏輯實驗平台 ",執行期間:88年1月1日~88年7月31日, 計畫主持人
  2. 協助茂綸股份有限公司合作開發" Nios ACEX 1K 實驗電路板 ",執行期間:90年8月1日~  90年12月31日,計畫主持人
  3.      協助城鄉資訊公司開發" SOPC系統設計實驗平台 ",執行期間 91年1月1日~92年7月31日, 計畫主持人
  4.  教師產學研究計畫:協助鑫盛國際興業有限公司開發" 車油門感知器耐久測試平台設計與製作 "  ,執行期間 100年9月1日~101年7月31日,計畫主持人,產商投入經費:6萬元

產學合作案

  1. 林奕辰," 以SOPC完成無線通訊平臺設計與製作 ",碩士論文,2004
  2. 李進華," 通訊與多媒體Soft-IP設計與實現 ",碩士論文,2005
  3.  陳彥廷," 觸控面板筆劃萃取之線上手寫辨識系統設計 ",碩士論文,2007
  4. 黃亞生,"  簡易儲存式心電儀設計與研究 ",碩士論文,2011
  5. 曾智宏," FIR IP 產生器設計與研究 ",碩士論文,2011
  6.  蕭琪勝," 應用SI及EMI模擬之高速FPGA發展電路板設計 ",碩士論文,2011

榮譽及獲獎

獲獎年度

獎項名稱

頒獎單位

說明

99年

系優良教師

亞東技術學院

系推選後經學校圈選

99年

系優良教師

亞東技術學院

系推選後經學校圈選

98年

校積優教師

亞東技術學院

系推選後經學校圈選

98年

教育部2009全國大學院校

嵌入式系統設計競賽創意應用組

" 公車動態資訊系統雛型設計 "

獲得設計完整獎

教育部

指導亞東技術學院電子系 三位同學

獲得設計完整獎

97年

校優良導師

亞東技術學院

系推選後經學校圈選

96年

台灣區Altera 2007年Nios II Soft-Core嵌入式處理器設計大賽,並獲得季軍殊榮

Altera公司

指導亞東技術學院電子系簡晉榮

詹易霖與林泰達三位同學

獲得季軍殊榮

94年

Altera杯中國第五屆研究生電子設計(EDA)競賽

獲得優勝及友誼獎

中國 EDA 電子協會

94/8/18~22 帶領亞東技術學院資訊與通訊所三位學生

(李進華、吳真妙與王硯靖)

參加在北京清華園所舉辦的

Altera杯中國第五屆研究生電子設計(EDA)競賽

並獲得優勝及友誼獎等榮耀

93年

Altera 2004年NiosTM Soft-Core嵌入式處理器設計大賽亞軍 Altera公司

指導亞東技術學院資訊與通訊所林奕辰同學

獲得亞軍殊榮

80年

優良教師 教育部

經學校內老師互選

得票最高者獲選

 

瀏覽數: